Repozytorium publikacji - Politechnika Gdańska

Ustawienia strony

english
Repozytorium publikacji
Politechniki Gdańskiej

Treść strony

Weryfikacja asynchronicznych układów cyfrowych w strukturach FPGA

W artykule przedstawione zostały podstawowe informacje dotyczące typowych klas układów asynchronicznych. Wymienione klasy zostały następnie przeanalizowane pod kątem możliwości ich implementacji w układach programowalnych FPGA. Klasa "micropipelines" omówiona została dokładniej. W tej klasie został zaimplementowany w układzie FPGA typu Virtex2 przykładowy procesor asynchroniczny realizujący listę rozkazów swojego synchronicznego odpowiednika "PicoBlaze". Właściwości implementacji asynchronicznej zostały porównane z synchronicznym odpowiednikiem. Zaprezentowane rezultaty implementacji stanowią dowód na możliwość funkcjonalnej weryfikacji układów asynchronicznych typu "micropipelines" za pomocą układów FPGA.

Autorzy

Informacje dodatkowe

Kategoria
Publikacja w czasopiśmie
Typ
artykuły w czasopismach recenzowanych i innych wydawnictwach ciągłych
Język
polski
Rok wydania
2008

Źródło danych: MOSTWiedzy.pl - publikacja "Weryfikacja asynchronicznych układów cyfrowych w strukturach FPGA" link otwiera się w nowej karcie

Portal MOST Wiedzy link otwiera się w nowej karcie