W pracy przedstawiono procedurę implementacji elektronicznej skrzynki podawczej z wykorzystaniem zasobów sprzętowych na płytce FPGA (Filed Programmable Gate Array) typu Virtex 4. Przedstawiono ogólna zasadę działania skrzynki podawczej oraz opisano parametry i właściwości poszczególnych modułów funkcjonalnych systemu tj.: modułu TFTP Trivia File Transfer Protocol), serwera WWW, funkcji skrótu oraz asymetrycznego algorytm kryptograficznego. W wybranym algorytmie kryptograficznym wskazano możliwość wykorzystania szybkiej transformaty Fouriera (Fast Fourier Transform) w celu przyspieszenia obliczen. Ponadto opracowany system kryptograficzny był optymalizowany pod wzgledem uzyskania wydajnej komunikacji miedzymodułowej. Wyniki przeprowadzonych obliczen i badan eksperymentalnych potwierdziły w pełni postawione założenia teoretyczne.
Autorzy
- Robert Piotr Piotrowski,
- Krzysztof Rząd link otwiera się w nowej karcie
Informacje dodatkowe
- Kategoria
- Publikacja w czasopiśmie
- Typ
- artykuły w czasopismach recenzowanych i innych wydawnictwach ciągłych
- Język
- polski
- Rok wydania
- 2011
Źródło danych: MOSTWiedzy.pl - publikacja "Sprzętowa implementacja koprocesora dla zastosowań kryptograficznych" link otwiera się w nowej karcie