Repozytorium publikacji - Politechnika Gdańska

Ustawienia strony

english
Repozytorium publikacji
Politechniki Gdańskiej

Treść strony

Implementation of multi-operand addition in FPGA using high-level synthesis

The paper presents the results of high-level synthesis (HLS) of multi-operand adders in FPGA using the Vivado Xilinx environment. The aim was to estimate the hardware amount and latency of adders described in C-code. The main task of the presented experiments was to compare the implementations of the carry-save adder (CSA) type multi-operand adders obtained as the effect of the HLS synthesis and those based on the basic component being 4-operand adder with fast carry-chain available in FPGA’s implemented in Verilog. However, the HLS synthesis simplifies the design and prototyping process but the received results indicate that the circuit obtained as the result of such synthesis requires twice more resources and is slower than its counterpart design using Verilog.

Autorzy

Informacje dodatkowe

DOI
Cyfrowy identyfikator dokumentu elektronicznego link otwiera się w nowej karcie 10.15199/48.2018.02.39
Kategoria
Publikacja w czasopiśmie
Typ
artykuły w czasopismach recenzowanych i innych wydawnictwach ciągłych
Język
angielski
Rok wydania
2018

Źródło danych: MOSTWiedzy.pl - publikacja "Implementation of multi-operand addition in FPGA using high-level synthesis" link otwiera się w nowej karcie

Portal MOST Wiedzy link otwiera się w nowej karcie