This paper presents a new implementation of the rank-order filter, which is established on a parallel-operated array of single-slope (SS) analog-to-digital converters (ADCs). The SS ADCs use an “on-the-ramp processing” technique, i.e., filtration is performed along with analog-to-digital conversion, so the final states of the converters represent a filtered image. A proof-of-concept 64 × 64 array of SS ADCs, integrated with MOS photogates, was fabricated using a standard 180 nm CMOS process. The measurement results demonstrate the full functionality of the novel filter concept, with image acquisition in both single-sampling and correlated-double-sampling (CDS) modes (CDS is digitally performed using ADCs). The experimental, massively parallel rank-order filter can process 650 frames per second with a power consumption of 4.81 mW.
Autorzy
- dr inż. Miron Kłosowski link otwiera się w nowej karcie ,
- Yichuang Sun,
- dr hab. inż. Waldemar Jendernalik link otwiera się w nowej karcie ,
- dr hab. inż. Grzegorz Blakiewicz link otwiera się w nowej karcie ,
- dr hab. inż. Jacek Jakusz link otwiera się w nowej karcie ,
- prof. dr hab. inż. Stanisław Szczepański link otwiera się w nowej karcie
Informacje dodatkowe
- DOI
- Cyfrowy identyfikator dokumentu elektronicznego link otwiera się w nowej karcie 10.3390/electronics13010046
- Kategoria
- Publikacja w czasopiśmie
- Typ
- artykuły w czasopismach
- Język
- angielski
- Rok wydania
- 2024
Źródło danych: MOSTWiedzy.pl - publikacja "In-ADC, Rank-Order Filter for Digital Pixel Sensors" link otwiera się w nowej karcie