Repozytorium publikacji - Politechnika Gdańska

Ustawienia strony

english
Repozytorium publikacji
Politechniki Gdańskiej

Treść strony

Zakłócenia sprzężenia podłożowego w układach scalonych CMOS

Temat artykułu stanowią zagadnienia modelowania sprzężenia podłożowego w układach scalonych CMOS. Zaprezentowana została metoda modelowania podłoża oparta na funkcji Green´a, która pozwala projektantom wygenerować model podłoża na podstawie danych geometrycznych projektu topografii oraz danych technologicznych procesu. Na podstawie symulacji komputerowej dwóch mieszanych układów scalonych (oscylator pierścieniowy i "analogowy" tranzystor, macierz inwerterów i źródło prądowe) pokazano zakłócający wpływ części cyfrowej projektu na część analogową. Szczególną uwagę zwrócono na efektywność pierścieni zabezpieczających wykonanych w projektach topografii w celu minimalizacji zakłóceń.

Autorzy

Informacje dodatkowe

Kategoria
Publikacja w czasopiśmie
Typ
artykuły w czasopismach recenzowanych i innych wydawnictwach ciągłych
Język
polski
Rok wydania
2002

Źródło danych: MOSTWiedzy.pl - publikacja "Zakłócenia sprzężenia podłożowego w układach scalonych CMOS" link otwiera się w nowej karcie

Portal MOST Wiedzy link otwiera się w nowej karcie